Fujino Lab. Go to English home
>> トップページ >> 研究紹介 >> 2008年度卒研生研究紹介

2008年度卒研生研究紹介

LSI Group

  • 田辺 昌義 : 2入力LUTアレイを用いたプログラマブルロジックMePLXの基本論理 素子の設計
  • 黒川 悠一朗 : ブロック暗号回路のMPU搭載FPGAボードへの実装と評価
  • 福本 沢樹 : ビアプログラマブルロジックデバイスVPEXの自動配置CADフローの 構築
  • 寺川 知宏 : ビアプログラマブルロジックデバイスVPEXの基本論理素子改良によ る性能評価とライブラリ作成
  • 長谷川 英司 : ビアプログラマブルロジックデバイスの各種ロジックエレメントの 設計と評価
  • 小島 憲司 : Domino-RSL方式を用いたDES暗号回路設計と電力差分解析(DPA)攻撃 に対する耐性の検証
  • 牧野 友輝 : 電力差分解析(DPA)攻撃対策回路で使用する周期2nのLFSR擬似乱 数発生回路の設計

Network Group

  • 秋田 康行 : 侵入検知システムSnortのマルチコアCPU上での性能評価
  • 佐川 雅俊 : ジャンボフレームのスループットの検証と侵入検知システムSnort への応用

ページ内容